banner
Estás en: Inicio > Departamento de Tecnología Electrónica > Personal > Mario García Valderas

Mario García Valderas

Menú

Aumentar Tamaño del texto Disminuir Tamaño del texto
Mario García Valderas

Curriculum abreviado

Mario García es Doctor Ingeniero Industrial por la Universidad Politécnica de Madrid (2004). Es profesor en el Departamento de Tecnología Electrónica de la Universidad Carlos III de Madrid desde 2001, siendo actualmente profesor titular de universidad interino. Sus actividades de investigación se centran en el diseño de circuitos digitales de altas prestaciones y circuitos tolerantes a fallos.

Datos de contacto

Mario García Valderas 

  • Correo electrónico: mario.garcia@uc3m.es
  • Teléfono: +34 916246018
  • Fax: +34 916249430
  • Dirección postal: Av. Universidad 30, 28911 Leganés, Madrid, España
  • Despacho: 1.2C05

Publicaciones más recientes

  •  M. Peña-Fernandez, A Lindoso, L Entrena, M Garcia-Valderas, Y Morilla, “Online Error Detection Through Trace Infrastructure in ARM Microprocessors”, IEEE Transactions on Nuclear Science, Yesr: 2019, Volume 66, Issue 7, pages: 1457-1464. DOI
  • A. Lindoso, M. García-Valderas, L. Entrena, Y. Morilla, P. Martín-Holgado, “Evaluation of the Suitability of NEON SIMD Microprocessor Extensions Under Proton Irradiation”, IEEE Transactions on Nuclear Science, Year: 2018, Volume: 65, Issue: 8, Pages: 1835 - 1842. DOI
  • M. Peña-Fernandez, A. Lindoso, L. Entrena, M. Garcia-Valderas, S. Philippe, Y. Morilla, P. Martin-Holgado, “PTM-based hybrid error-detection architecture for ARM microprocessors”, Microelectronics Reliability, Year: 2018, Volume: 88 Pages: 925-930. DOI
  • A. Lindoso, L. Entrena, M. García-Valderas, and L. Parra, "A Hybrid Fault-Tolerant LEON3 Soft Core Processor Implemented in Low-End SRAM FPGA", IEEE Transactions on Nuclear Science, Volume: 64 Issue: 1 Pages: 374-381, Enero 2017. DOI
  • Aránzazu Fernández-Álvarez, Marta Portela-García, Mario García-Valderas, Jaime López, Marina Sanz, “HW/SW Co-Simulation System for Enhancing Hardware-in-the-Loop of Power Converter Digital Controllers”, IEEE Journal of Emerging and Selected Topics in Power Electronics Volume: 5 Issue: 4 Pages: 1779-1786 Published: DEC 2017. DOI
  • A. J. Sánchez-Clemente; L. Entrena; M. García-Valderas, “Partial TMR in FPGAs Using Approximate Logic Circuits”, IEEE Transactions on Nuclear Science Volume: 63 Issue: 4 Pages: 2233-2240 Published: 2016. DOI

Asignaturas impartidas en el curso

  • Electrónica Digital (Grado en Ingeniería Electrónica Industrial y Automática)
  • Circuitos Integrados y Microelectrónica (Grado en Ingeniería en Técnicas de Telecomunicación)
  • Sistemas Electrónicos (Grado en Ingeniería en Técnicas de Telecomunicación)
  • Técnicas y herramientas para el diseño de sistemas electrónicos (Máster Universitario en Ingeniería de Sistemas Electrónicos y Aplicaciones)
  • Sistemas Empotrados (Máster Universitario en Ingeniería de Sistemas Electrónicos y Aplicaciones)
  • Embedded Digital Systems for IoT (Master in Internet of Things: Applied Technologies)

 

Más información